TEISA

Universidad de Cantabria

  • Increase font size
  • Default font size
  • Decrease font size
Start Laboratories Microelectronics
E-mail Print PDF
There are no translations available.

Laboratorio de Microelectrónica

Localización

Edificio ETSIIT  Escalera B Planta -4 Puerta S4-49

Software

Se detallan a continuación todos las herramientas software relacionadas con el diseño, test y verificacion de circuitos electrónicos tanto comerciales y por lo tanto restringidos por licencia como de libre circulación.

Para cada uno de ellos se menciona: El nombre del paquete, la versión, el número de licencias y los puestos desde donde se puede ejecutar, el/los comando/s necesarios para invocar el software desde una ventana UNIX, la forma de ver la ayuda on-line y los posibles comentarios. 


  1. Altera Maxplus II 9.6
  2. Altera Quartus II y Modelsim 10.1
  3. Cadence 2010 Assura DRC OA version 4.1
  4. Cadence 2010 C to Silicon 10.20
  5. Cadence 2010 EDI Encounter Digital Implementation 9.1
  6. Cadence 2010 IC Virtuoso OA version 6.1.4
  7. Cadence 2010 LDV Simulacion lógica VHDL, Verilog-XL y AMS 9.2
  8. Cadence 2010 Systems Package PCBs 16.3
  9. Cadence 2012 MMSIM 11.10
  10. Cadence 2013 Incisive y VSP 13.20
  11. Cadence 2013 PVE Physical Verification 14.1
  12. Cadence 2016 Europractice Release 2016
  13. Matlab y Simulink R2012a
  14. Suprem IV Simulador procesos tecnologicos A.9130
  15. Synopsys SECP & SystemStudio 2013
  16. Xilinx ISE EDK ChipScope Pro & PlanAhead 10.1
  17. Xilinx ISE Vivado EDK ChipScope Pro & PlanAhead 14.2
  18. Xilinx Vivado & SDK 2014.3

Altera Maxplus II 9.6

Version: 9.6
Fecha: 01-Mar-2000
Estado: I

Comentarios:

Instalado nuevo ALTERA MAXPLUS II version 9.6 en:  

/soft/altera/9.6/maxplus2 (Ficheros del sistema y programas)  
/soft/altera/9.6/max2work (Ficheros de usuario y tutoriales)  

Hay 13 licencias flotante para TODAS las maquinas. 

Tambien hay 10 licencias para PC que funcionan mediante
llave conectada al puerto paralelo. Al abrir el programa
puede ser necesario introducir la clave de acceso
particular de cada llave. Para ello, en el menu Options
seleccionar la opcion Authorization Codes y teclear la
clave correspondiente al numero de llave que aparece en la
parte superior de la ventana y que es un numero de tipo
T0000XXXXX. La correspondencia de numeros de llave y claves
se puede consultar en el fichero

s:/altera/licenses/alterakeys.txt 

Existen interfaces para VIEWLOGIC, SYNOPSYS, MENTOR
GRAPHICS y CADENCE  composer y concept aunque solo esta
instalada la de SYNOPSYS.

Para ejecutar:  

% xset +fp /soft/altera/maxplus2/fonts    (opcionalmente)  
% max2win

Informacion adicional aqui

Altera Quartus II y Modelsim 10.1

Version: 10.1
Fecha: 24-Jan-2011
Estado: I

Comentarios:

Altera Quartus II, Nios II EDS y Modelsim

Ahora disponible tanto para PCs con Linux y Windows.
Software similar a Altera Maxplus II pero orientado a diseños
con dispositivos de mayor complejidad.

Hay 13 licencias concurrentes disponibles usadas de forma
conjunta con el software de Altera Maxplus II.

Comandos:

% quartus (Entorno de desarrollo Quartus II) % vsim (Simulador Modelsim) % nios2-ide (Entorno de desarrollo Nios II)

Informacion adicional aqui

Cadence 2010 Assura DRC OA version 4.1

Version: 4.1
Fecha: 01-Oct-2010
Estado: I

Comentarios:

Cadence Assura DRC OA version

Cadence Assura contiene software para DRC, LVS y extracción de parásitos.

Informacion adicional aqui

Cadence 2010 C to Silicon 10.20

Version: 10.20
Fecha: 03-Dec-2010
Estado: I

Comentarios:

Cadence C to Silicon Compiler

% ctosgui

Informacion adicional aqui

Cadence 2010 EDI Encounter Digital Implementation 9.1

Version: 9.1
Fecha: 01-Oct-2010
Estado: I

Comentarios:

Cadence EDI incluye la nueva herramienta de place and route avanzado para tecnologías submiro.

% encounter
% nanoroute


Informacion adicional aqui

Cadence 2010 IC Virtuoso OA version 6.1.4

Version: 6.1.4
Fecha: 01-Oct-2010
Estado: I

Comentarios:

Cadence IC Virtuoso Design Framework OA version

Cadence IC es el Framework de Diseño e incluye
Analog Artist, Vistuoso XL, Layout Editor, Diva verification
tools y Spectre simulator. También soporta
VHDL-AMS con la herramienta AMS Designer del paquete
Cadence LDV.


% virtuoso  (Front to Back Design Environment)
% icms (Mixed Signal Design Environment)
% icde (Design Entry Environment)
% icca (Chip Assembly Environment)
% icds (Digital Design Environment)
% msfb (Mixed Signal Front to Back)
% layout (Layout Design Environment)
% cdsdoc (Online Documentation)

Informacion adicional aqui

Cadence 2010 LDV Simulacion lógica VHDL, Verilog-XL y AMS 9.2

Version: 9.2
Fecha: 01-Oct-2010
Estado: I

Comentarios:

Cadence LDV Simulacion lógica VHDL, Verilog-XL y AMS

Cadence LDV es el entorno de simulación VHDL y VERILOG, VERIFAULT_XL y AMS Designer.

% ncsim
% verilog
% cdsdocldv

Informacion adicional aqui

Cadence 2010 Systems Package PCBs 16.3

Version: 16.3
Fecha: 01-Oct-2010
Estado: I

Comentarios:

Cadence SPB Systems Package PCBs

Cadence SPB Systems Package incluye Concept, Allegro, Signal and Power Integrity Tools and Package Designer.


% allegro


Nota: Este software también está disponible para windows.

Informacion adicional aqui

Cadence 2012 MMSIM 11.10

Version: 11.10
Fecha: 01-Jun-2012
Estado: I

Comentarios:

Cadence 2012 MMSIM. Comandos:

% spectre
% ultrasim
% aps

Informacion adicional aqui

Cadence 2013 Incisive y VSP 13.20

Version: 13.20
Fecha: 01-May-2014
Estado: I

Comentarios:

Cadence 2013 Incisive and Virtual System Platform option.
Comandos:

% vsp_eclipse
% irun
% eplanner
% emanager
% vmanager
% imc
% simvision
% simcompare
% viewWaveform
% ifv
% specman
% start_kit
% start_nav
% help_cds_incisiv

Informacion adicional aqui

Cadence 2013 PVE Physical Verification 14.1

Version: 14.1
Fecha: 01-Jun-2013
Estado: I

Comentarios:

Cadence Physical Verification Environment, incluye:
Assura Verification System: ASSURA 4.14 DRC & LVS at >90nm
Physical Verification System: PVS DRC 14.1 DRC & LVS at <90nm
Quantus Extraction EXT 14.1

Informacion adicional aqui

Cadence 2016 Europractice Release 2016

Version: 2016
Fecha: 01-Jun-2016
Estado: I

Comentarios:

Cadence 2016-2017 Europractice Release
Instalado localmente en faramir. Sólo funciona en esa estación.

Informacion adicional aqui

Matlab y Simulink R2012a

Version: R2012a
Fecha: 09-Feb-2012
Estado: I

Comentarios:

Matlab, Simulink y Toolboxs de Matlab

Comando para arrancar el software: matlab

Informacion adicional aqui

Suprem IV Simulador procesos tecnologicos A.9130

Version: A.9130
Fecha: 01-Jan-1991
Estado: I

Comentarios:

SUPREM IV

% suprem [input_file_name]

Simulador de procesos tecnologicos de la Universidad de
Stanford y la Universidad de Florida.

Actualmente ha derivado tambien en una version de software
comercial a cargo de la empresa SILVACO.

Informacion adicional aqui

Synopsys SECP & SystemStudio 2013

Version: 2013
Fecha: 01-Dec-2012
Estado: I

Comentarios:

SYNOPSYS 2013 SINTESIS Y SIMULACION
----------------------------------------
Hay 11 licencias disponibles hasta el dia 31 Diciembre de cada año. 

REQUERIMIENTOS
--------------------
Todo el software funciona en estaciones Linux.

Los  requisitos son los siguientes:
Red Hat Enterprise 4 o 5  4GB RAM

Inizializar el entorno con los comandos:

% cp $SYNOPSYS/synthesis/admin/setup/.synopsys_dc.setup $HOME
% cp $SYNOPSYS/synthesis/admin/setup/.synopsys_vss.setup $HOME


HERRAMIENTAS
-----------------  

% dc_shell  (Design Compiler shell)  
% design_vision  (Entorno gráfico para síntesis)
% lc_shell  (Library Compiler)  
% vhdlan  (VHDL analyzer)  
% coverage  (Coverage tool)  
% ccss (CoCentric System Studio GUI)
% vcs  (Verilog compiler and simulator)
% dve (Discovery Visualization Environment)
% synplify_premier (Synplify FPGA Synthesis)
% sold   (Documentación online)


SYNPHONY
-----------------------------------------------
Esta herramienta funciona desde el software de Matlab.
Para usarla, hay que configurar el entorno con la utilidad 
"softsetup" agregando el paquete "matlab2012".
Para una guía de uso, consultar la documentación con el comando "sold".

Informacion adicional aqui

Xilinx ISE EDK ChipScope Pro & PlanAhead 10.1

Version: 10.1
Fecha: 01-Jul-2008
Estado: I

Comentarios:

Última versión del software de Xilinx ISE, EDK,Chipscope Pro y PlanAhead Lite.
Disponible en estaciones de trabajo Linux y Windows.

Incorpora de serie las interfaces CAE más comunes y dispone de ayuda en línea.
Existen librerías para INNOVEDA, SYNOPSYS, MENTOR GRAPHICS y CADENCE. 

Comandos ISE:  

% ise (Xilinx Project Navigator) 
% coregen (Core Generator)

Comandos EDK: Xilinx Embedded Development Kit

% xps  (Xilinx Platform Studio)
% xmd  (Xilinx Microprocessor Debugger)
% simgen  (Generador de simulaciones)
% libgen  (Generador de librerias y drivers)
% more $XILINX_EDK/readme.txt  (Ayuda)

Comandos ChipScope Pro

% cse

Informacion adicional aqui

Xilinx ISE Vivado EDK ChipScope Pro & PlanAhead 14.2

Version: 14.2
Fecha: 01-Sep-2012
Estado: I

Comentarios:

Última versión del software de Xilinx ISE, EDK,Chipscope Pro y PlanAhead Lite.
Disponible en estaciones de trabajo Linux y PCs Windows con acceso al servidor de licencias del departamento.

Incorpora de serie las interfaces CAE más comunes y dispone de ayuda en línea.
Existen librerías para INNOVEDA, SYNOPSYS, MENTOR GRAPHICS y CADENCE. 

Comandos ISE:  

% ise (Xilinx Project Navigator) 
% coregen (Core Generator)

Comandos Vivado:

% vivado

Comandos EDK: Xilinx Embedded Development Kit

% xps  (Xilinx Platform Studio)
% xmd  (Xilinx Microprocessor Debugger)
% simgen  (Generador de simulaciones)
% libgen  (Generador de librerias y drivers)
% more $XILINX_EDK/readme.txt  (Ayuda)

Comandos ChipScope Pro (integrado en ISE)

% analyzer  (ChipScope code analyzer)
% inserter  (ChipScope code inserter)

Comandos PlanAhead

% planAhead

Informacion adicional aqui

Xilinx Vivado & SDK 2014.3

Version: 2014.3
Fecha: 01-Mar-2014
Estado: I

Comentarios:

Última versión del software de Xilinx Vivado SDK,Chipscope Pro y PlanAhead Lite.
Disponible en estaciones de trabajo Linux y PCs Windows con acceso al servidor de licencias del departamento.
ISE deja de estar soportado.

Comandos Vivado:

% vivado
% vivado_hls

Comandos SDK: Xilinx Software Development Kit

% xsdk

Comandos ChipScope Pro (integrado en ISE)

% analyzer  (ChipScope code analyzer)
% inserter  (ChipScope code inserter)

Xilinx Document Navigator

% docnav

Informacion adicional aqui


Para hacer llegar tus comentarios o dudas acerca de la información contenida en estas páginas, pulsa el enlace de Contactar.

Last Updated on Monday, 14 April 2014 09:43