Mapa Web

Localización

Noticias

Info Santander

Gestión BD

|
| GIM>Investigación>Publicación |
| PUBLICACION |
| |
| Ficha completa |
| Título: | Generation of Abstract IP/XACT Platform Descriptions from UML/MARTE for System-Level Performance Estimation
|
| Tipo: | Publicacion en Proceedings o Actas internacionales |
| Lugar: | W6: 2nd Workshop on Model Based Engineering for Embedded Systems Design, DATE 2011 |
| Fecha: | 2011-03 |
| Autores: |
Fernando Herrera
Eugenio Villar
|
| Líneas: |
Diseño y verificación de sistemas embebidos HW/SW
|
| Proyectos: |
FP7 IP 247999 COMPLEX
|
| ISBN: | |
| Fichero: | ver fichero
|
| Resumen: | UM/MARTE esta posibilitando el desarrollo de metodologías para la especificación de un sistema de tiempo real completo, así como de metodologías MDA donde la descripción UML/MARTE se toma como el origen de diversas actividades de diseño, tales como la estimación de rendimiento del sistema y el refinamiento de implementación. Una cuestión esencial para que estas metodologías sean útiles y eficientes es el desarrollo de herramientas, tales como generadores de código, capaces de manejar y producir desde el modelo UML/MARTE el nivel de información requerido por cada actividad de diseño específica. En esta línea, este artículo propone un marco para la generación automática de descripciones IP/XACT abstractas de la plataforma HW de un sistema, sintéticas y adaptadas para la estimación de rendimiento de nivel de sistema. Más aún, el artículo muestra la adecuación de este marco para la generación multi-nivel, que, en este caso, significa una generación escalable de información en la descripción IP/XACT para satisfacer las necesidades de los distintos niveles de diseño, desde la estimación de rendimiento de nivel de sistema a implementación.
Trabajo. |
|
|